

# <u>Diseño de Procesadores</u> CPU. Básica

Cheuk Kelly Ng Pante (alu0101364544@ull.edu.es)



# Índice:

| 1. Introducción.                                 | 2 |
|--------------------------------------------------|---|
| 2. Codificación.                                 | 3 |
| 2.1. Codificación de las instrucciones           | 3 |
| 2.2. Codificación elegida para cada instrucción. | 3 |
| 3. Instrucciones verificadas.                    | 4 |
| 4. Dificultades encontradas.                     | 6 |



#### 1. Introducción.

El objetivo de este proyecto es diseñar la unidad de control en Verilog de un procesador muy básico. Nos vamos a centrar en un procesador de un solo ciclo. Para que un procesador pueda ejecutar instrucciones en un solo ciclo sin recurrir al paralelismo en su implementación debemos separar las memorias de instrucciones y de datos de forma que se pueda realizar el acceso a ambas dentro del mismo ciclo.

La siguiente figura representa el camino de datos del procesador. En rojo y con línea discontinua son las señales que provienen de la Unidad de Control:





# 2. Codificación.

### 2.1. Codificación de las instrucciones

| Codificación           | 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|------------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| Saltos (J, JZ,<br>JNZ) | ОР | ОР | ОР | ОР | ОР | ОР | D  | D  | D  | D  | D  | D  | D  | D  | D  | D  |
| Carga Inm.<br>(LI)     | ОР | ОР | ОР | ОР | С  | С  | С  | С  | С  | С  | С  | С  | Rd | Rd | Rd | Rd |
| Oper. ALU              | ОР | ОР | ОР | ОР | R1 | R1 | R1 | R1 | R2 | R2 | R2 | R2 | Rd | Rd | Rd | Rd |

# 2.2. Codificación elegida para cada instrucción.

| Instrucción | OPCODE | Descripción                                    |                                  |
|-------------|--------|------------------------------------------------|----------------------------------|
| LOAD        | 0000?? | Carga un determinado<br>valor en un registro   | Instrucción de<br>carga          |
| J           | 001000 | Salto condicional                              | Instrucción de salto             |
| JZ          | 001001 | Salto si el flag de 0 está<br>activo           | Instrucción de<br>salto          |
| JNZ         | 001010 | Salto si el flag de 0 no<br>está activo        | Instrucción de<br>salto          |
| А           | 1000?? | Salida de ALU = A                              | Instrucción<br>Aritmético-Lógica |
| ~A          | 1001?? | Salida de ALU = A<br>negada                    | Instrucción<br>Aritmético-Lógica |
| ADD         | 1010?? | Salida de ALU = suma                           | Instrucción<br>Aritmético-Lógica |
| SUB         | 1011?? | Salida de ALU = Resta                          | Instrucción<br>Aritmético-Lógica |
| AND         | 1100?? | Salida de ALU =<br>Operación AND entre<br>bits | Instrucción<br>Aritmético-Lógica |



| OR | 1101?? | Salida de ALU =<br>Operación OR entre bits | Instrucción<br>Aritmético-Lógica |
|----|--------|--------------------------------------------|----------------------------------|
| -A | 1110?? | Salida de ALU = Negar<br>operando A        | Instrucción<br>Aritmético-Lógica |
| -В | 1111?? | Salida de ALU = Negar<br>operando B        | Instrucción<br>Aritmético-Lógica |

#### 3. Instrucciones verificadas.

Para el correcto funcionamiento e implementación vamos a crear un pequeño programa en ensamblador. Se ha creados dos programas para comprobar las distintas instrucciones:

• Ejemplo 1:

```
program: li R1, 1
li R2 5
li R3 0
bucle: sub R2, R1, R2
jz fin
add R1, R2, R3
j bucle
fin: j fin
```

Este primer ejemplo está codificado en el fichero progfile.dat. Para hacer la codificación hay que fijarse en la tabla de codificación de instrucciones, en este caso la traducción del código ensamblador a binario quedaría de la siguiente manera:

```
0000_0000_0001_0001 //Instrucción 0 li R1 1
0000_0000_0101_0010 //Instrucción 1 li R2 5
0000_0000_0000_0011 //Instrucción 2 li R3 0
1011_0010_0001_0010 //Instrucción 3 sub R2 R1 R2
0010_0100_0000_0111 //Instrucción 4 jz fin (#7)
1010_0010_0011_0001 //Instrucción 5 add R1 R2 R3
0010_0000_0000_0011 //Instrucción 6 J bucle (#3)
0010_0000_0000_0111 //Instrucción 7 J fin (#7)
```



Y el resultado en GtkWave es el siguiente:



#### • Ejemplo 2:

Para el ejemplo 2 la codificación se encuentra en el fichero progfile1.dat. El programa en ensamblador es el siguiente:

```
li R1 5
                                ; R1 = 5
li R2 1
                                ; R2 = 1
loop: sub R1 R1 R2
                                ; R1 = R1 - R2 = 5 - 1 = 4
     j endloop
                                ; salta a endloop
otraetiqueta: add R3 R2 R2
     jnz main
                                ; si R3 != 0, salta a main = 2 != 0
main: li R5 7
                                ; R5 = 7
                                ; R5 = \sim R5 = \sim 7
     not R5 R5
     or R11 R3 R2
                                ; R11 = R3 \mid R2 = 2 \mid 1 = 3
     and R12 R3 R2
                                ; R12 = R3 \& R2 = 2 \& 1 = 0
                                ; R12 = R2 + R2 = 1 + 1 = 2
     add R12 R2 R2
endloop: sub R1 R1 R2
                                ; R6 = R2 \& R2 = 1 \& 1 = 1
     and R6 R2 R2
     or R7 R0 R0
                                ; R7 = R0 | R0 = 0 | 0 = 0
     not R8 R5
                                ; R8 = \sim R5 = \sim 7
     jnz otraetiqueta
                                ; si R1 != 0, salta a otraetiqueta = -1 != 0
```

Su equivalencia en su codificación binaria es la siguiente:

```
// Instrucción 0 LI R1 5
0000 0000 0101 0001
                      // Instrucción 1 LI R2 1
0000 0000 0001 0010
1011_0001_0010_0001
                      // Instrucción 2 SUB R1 R1 R2
0010 0000 0000 1100
                      // Instrucción 4 j loop
1010 0010 0010 0011
                      // Instrucción 5 ADD R3 R2 R2
0010 1000 0000 0110
                      // Instrucción 6 JNZ main
                      // Instrucción 7 LI R5 7
0000_0000_0111_0101
1001 0101 0000 0101
                      // Instrucción 8 NOT R5 R5
                      // Instrucción 9 OR R11 R3 R2
1101 0011 0010 1011
                      // Instrucción 10 AND R12 R3 R2
1100 0011 0010 1100
1010_0010_0010_1100
                      // Instrucción 11 ADD R12 R2 R2
                      // Instrucción 12 SUB R1 R1 R2
1011_0001_0010_0001
                      // Instrucción 13 AND R6 R2 R2
1100_0010_0010_0110
                      // Instrucción 14 OR R7 R0 R0
1101_0000_0000_0111
```



```
1001_0101_0000_1000 // Instrucción 15 NOT R8 R5
0010_1000_0000_0100 // Instrucción 16 JNZ otraetiqueta (#5)
```

El resultado en GtkWave es la siguiente:



### 4. Dificultades encontradas.

Las dificultades encontradas han sido la codificación de la unidad de control, saber que señales de la unidad de control iban a estar activas para cada instrucción. Además, realizar la codificación de las instrucciones y comprobar el correcto funcionamiento en el programa GtkWave me resultó algo dificultoso.